Цифровой понижающий преобразователь - Digital down converter
В цифровая обработка сигналов, а цифровой понижающий преобразователь (DDC) преобразует оцифрованный, сигнал с ограниченной полосой пропускания к более низкочастотному сигналу при более низком частота выборки чтобы упростить последующие этапы радио. Процесс может сохранить всю информацию в интересующей полосе частот исходного сигнала. Входные и выходные сигналы могут быть действительными или комплексными отсчетами. Часто DDC конвертирует из сырого радиочастота или же промежуточная частота вплоть до комплекса основная полоса сигнал.
Архитектура
DDC состоит из трех подкомпонентов: прямой цифровой синтезатор (DDS), а фильтр нижних частот (ФНЧ), а субдискретизатор (который может быть интегрирован в фильтр нижних частот).
DDS генерирует сложная синусоида на промежуточной частоте (ПЧ). Умножение промежуточной частоты на входной сигнал создает изображения с центром на суммарной и разностной частотах (что следует из свойств сдвига частоты преобразования Фурье). Фильтры нижних частот пропускают разностную (то есть основную полосу) частоту, отклоняя изображение суммарной частоты, что приводит к комплексному представлению основной полосы частот исходного сигнала. При разумном выборе полосы пропускания ПЧ и ФНЧ сложный сигнал основной полосы частот математически эквивалентен исходному сигналу. В новой форме его можно легко субдискретизировать, и он более удобен для многих алгоритмов DSP.
Можно использовать любой подходящий фильтр нижних частот, включая FIR, IIR и CIC фильтры. Наиболее распространенный выбор - это FIR-фильтр для низких значений прореживания (менее десяти) или CIC-фильтр, за которым следует FIR-фильтр для больших коэффициентов понижающей дискретизации.
Вариации на DDC
Полезны несколько вариантов DDC, в том числе многие, которые вводят сигнал обратной связи в DDS. К ним относятся:
- Решение направлено восстановление носителя петли фазовой автоподстройки частоты в котором I и Q сравниваются с ближайшей идеальной точкой созвездия PSK сигнал, и результирующий сигнал ошибки фильтруется и возвращается в DDS
- А Петля Костаса в котором I и Q умножаются и фильтруются нижними частотами как часть цикла восстановления несущей BPSK / QPSK
Выполнение
DDC чаще всего реализуются в логике в программируемые вентильные матрицы или же специализированные интегральные схемы. Хотя программные реализации также возможны, операции в DDS, умножителях и входных каскадах фильтров нижних частот выполняются с частотой дискретизации входных данных. Эти данные обычно берутся непосредственно из аналого-цифровые преобразователи (АЦП) выборка на десятках или сотнях МГц.
КОРДИК являются альтернативой использованию умножителей при реализации цифровых понижающих преобразователей.[1]
Примечания
- ^ M. Loehning, T. Hentschel и G. Fettweis, "Цифровое преобразование с понижением частоты в программных радиотерминалах", 10-я Европейская конференция по обработке сигналов, EUSIPCO 2000, стр. 1517-1520, (2000).