Логика текущего режима - Current-mode logic
Логика текущего режима (CML), или же логика с подключением к источнику (SCL), это дифференциал цифровой логическая семья предназначен для передачи данных со скоростью 312,5 Мбит / с и 3,125 Гбит / с по стандарту печатные платы.[1]
Передача двухточечная, однонаправленная и обычно прекращено в пункте назначения с 50 Ω резисторы к Vcc на обеих дифференциальных линиях. CML часто используется в интерфейсах с волоконно-оптическими компонентами.
Сигналы CML также оказались полезными для соединений между модулями. CML - это физический слой используется в DVI и HDMI видеосвязи, интерфейсы между контроллер дисплея и монитор.[2]
Кроме того, CML широко используется в высокоскоростных интегрированных системах, таких как телекоммуникационные системы, такие как приемопередатчики последовательных данных, синтезаторы частоты.
Операция
Быстрая работа схем CML в основном связана с меньшим размахом выходного напряжения по сравнению со статическими. CMOS цепей, а также очень быстрое переключение тока, происходящее на входных транзисторах дифференциальной пары. Одним из основных требований логической схемы токового режима является то, что токовый транзистор смещения должен оставаться в области насыщения, чтобы поддерживать постоянный ток.
Ультра низкая мощность
В последнее время CML используется в приложениях со сверхнизким энергопотреблением. Исследования показывают, что, хотя ток утечки в обычных статических КМОП-схемах становится серьезной проблемой для снижения рассеиваемой энергии, хороший контроль над потреблением тока CML делает их очень хорошим кандидатом для использования с чрезвычайно низким энергопотреблением. Вызывается подпороговым CML или подпороговой логикой, связанной с источником (STSCL),[3][4][5] потребление тока каждым затвором может быть уменьшено до нескольких десятков пикоампер.
Смотрите также
- Низковольтная дифференциальная сигнализация (LVDS) Дифференциальный стандарт, используемый в основном для сигналов между модулями.
- Эмиттерно-связанная логика с положительным опорным сигналом, стандарт дифференциальной сигнализации для высокоскоростной межмодульной связи
Рекомендации
- ^ Последовательный интерфейс для преобразователей данных, JEDEC стандарт JESD204, апрель 2006 г.
- ^ «Понимание сигналов DVI ‐ D, HDMI и DisplayPort» (PDF). Архивировано из оригинал (PDF) на 2013-11-02. Получено 2013-10-30.
- ^ Таджалли, Армин; Виттоц, Эрик; Брауэр, Элизабет Дж .; Леблебичи, Юсуф. «Логические схемы подпорогового МОП-режима сверхнизкой мощности с использованием новой концепции устройства нагрузки». Esscirc 2007.
- ^ Таджалли, Армин; Леблебичи, Юсуф (27 сентября 2010 г.). Конструкция ИС со смешанными сигналами с крайне низким энергопотреблением: подпороговые схемы, связанные с источником. Springer, Нью-Йорк. ISBN 978-1-4419-6477-9.
- ^ Рейндерс, Неле; Дехайн, Вим (2015). Написано в Хеверли, Бельгия. Сверхнизковольтная конструкция энергоэффективных цифровых схем. Аналоговые схемы и обработка сигналов (ACSP) (1-е изд.). Чам, Швейцария: Springer International Publishing AG, Швейцария. Дои:10.1007/978-3-319-16136-5. ISBN 978-3-319-16135-8. ISSN 1872-082X. LCCN 2015935431.
- Уровень системного интерфейса 5 (SxI-5): общие электрические характеристики для параллельных интерфейсов 2,488–3,125 Гбит / с. OIF, Октябрь 2002 г.
- TFI-5: Соглашение о реализации интерфейса TDM Fabric to Framer. ОИС, 16 сентября 2003 г.
- Введение в LVDS, PECL и CML, Максим, http://pdfserv.maxim-ic.com/en/an/AN291.pdf
- http://www.ee.iitm.ac.in/~nagendra/videolectures/doku.php?id=ee685:start
- Взаимодействие между уровнями LVPECL, VML, cml и LVDS, http://focus.ti.com/lit/an/slla120/slla120.pdf
- Дополнительные сведения об автоматизации проектирования и разработке схем CML с низким энергопотреблением см. http://lsm.epfl.ch
внешняя ссылка
- JESD204B - стандарт JEDEC для интерфейса последовательных данных - Аналоговые устройства
- Обзор JESD204B (слайды) - Инструменты Техаса